《数字电子技术2390》19秋学期在线作业2
试卷总分:100 得分:100
一、单选题 (共 20 道试题,共 60 分)
1.连续异或2014个1的结果是( )。
A.0
B.1
C.不确定
D.逻辑关系错误
2.在下列( )的输入情况下,与非运算的结果等于逻辑0。
A.全部输入为1
B.任意输入为0
C.仅有一个输入为0
D.全部输入为0
3.函数化简后的结果是 ( )。
A.B+D
B.0
C.1
D.A+B
4.OC门在使用时必须在( )之间接一个电阻。
A.输出与电源
B.输出与地
C.输出与输入
D.输入与地
5.逻辑图和输入A,B的波形如下图所示,输出F为“1”的时刻,应是( )。
A.t2 和t3
B.t1 和t2
C.t3 和t2
D.t1 、t2 、t3
6.的多余项是( )。
A.CD
B.{图}
C.{图}
D.ABC
7.七段显示译码器,当译码器七个输出端状态为abcdefg=0110011时(高电平有效),输入二进制代码为( )。
A.0100
B.0110
C.0011
D.0111
8.半加器逻辑符号如图所示,当A=1,B=1时,C和S分别为( )。
A.C=1,S=0
B.C=0 S=0
C.C=0 S=1
D.C=1 S=1
9.8路数据分配器的地址输入端有( )个。
A.3
B.4
C.8
D.1
10.下列电路中不属于时序逻辑电路的是( )?。
A.只读存储器(ROM)
B.计数器
C.寄存器
D.分频器
11.满足的触发器是( )。
A.{图}
B.
C.
D.
12.下图电路由JK触发器及与非门构成,当输入I=1时,发现该电路若在K输入处以置0代替Qn,则电路性能( )。
A.会改变
B.不会改变
C.不能确定
D.有时改变,有时不改变。
13.触发器的状态转换图如下,则它是:( )
A.D触发器
B.SR触发器
C.JK触发器
D.T触发器
14.逻辑电路如图所示,当A=0,B=0时,{图}
A.保持原状态
B.具有计数功能
C.置“0”
D.置“1”
15.4位二进制减计数器的初始状态为1001,经过100个有效计数脉冲后,状态是( )。
A.0101
B.1101
C.1100
D.0100
16.4位移位寄存器构成的环形计数器的模M=( )。
A.4
B.8
C.16
D.6
17.一片容量为1k×4的存储器,其存储单元有( )个。
A.4096
B.1024
C.2048
D.1M
18.将三角波变换为矩形波,需选用:( )。
A.施密特触发器
B.多谐振荡器
C.双稳态触发器
D.单稳态触发器
19.555定时器不可以组成( )。
A.JK触发器
B.单稳态触发器
C.施密特触发器
D.多谐振荡器
20.A/D转换器中,转换时间最短的是( )。
A.并行比较型ADC
B.逐次比较型ADC
C.双积分型ADC
D.并行比较型ADC和双积分型ADC
二、判断题 (共 20 道试题,共 40 分)
21.在二进制代码中,有下列关系:(16)D =(10000)8421BCD。对吗?
22.在十六进制与十进制的转换中,FFH=256D。对吗?
23.8421码(自然二进制码)和8421BCD码都是四位二进制代码。对吗?
24.二进制代码1000和二进制代码1001都可以表示十进制数9。对吗?
25.TTL与非门与CMOS与非门的逻辑功能相同。对吗?
26.OD门的输出端可以并联运行,实现“线与”的逻辑关系。对吗?
27.在具有三组与输入端的与或非门中,当只使用其中的两组与输入端时,余下的一组与输入端应接高电平。对吗?
28.数字电路中最基本的运算电路是加法器。对吗?
29.逻辑函数的最简与或表达式不是唯一的。对吗?
30.正逻辑的与门是负逻辑的与非门。对吗?
31.普通编码器和优先编码器在某一时刻都只能输入一个有效的编码信号。对吗?
32.数值比较器在比较两个多位数的大小时,是按照从低位到高位的顺序逐位比较的。对吗?
33.基本SR锁存器电路只能由与非门组成,用或非门是不能实现的。对吗?
34.要改变触发器的状态,必须有CP脉冲的配合。对吗?
35.移位寄存器不仅可以寄存代码,而且可以实现数据的串-并行转换和处理。对吗?
36.若要构成七进制计数器,最少用3个触发器,并且有1个无效状态。对吗?
37.容量为256×4的存储器,每字4位,共计256字,1024个存储单元。对吗?
38.自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。对吗?
39.施密特触发器输入触发信号有效后状态翻转,之后可撤销输入信号,触发器保持新状态不变。对吗?
40.在VerilogHDL语言中,行为级描述方式的关键词是initial或always,always是无限循环语句。对吗?