《电子技术基础(1)(下)1346》19秋在线作业2
试卷总分:100 得分:100
一、单选题 (共 30 道试题,共 90 分)
数(100 1011)2 相应的十进制数是( )。
A.87
B.75
C.59
D.35
与8进制数(47.3)8等值的数为( )。
A.0001 0110
B.
C.
D.
(16)10的8421BCD码为( )。
A.1 1000
B.1 0110
C.1 0000
D.0001 0110
与或表达式等于( )
A.A+B
B.
C.
D.
在逻辑代数中,若A+B=B+C,则( )。
A.不能确定
B.B=0
C.A≠C
D.A=C
的最小项为( )。
A.
B.
C.
D.
函数,下列正确的是( )。
A.互为对偶式
B.不确定
C.
D.
函数的最简与或表达式为( )。
A.{图}
B.
C.
D.
函数的标准与或表达式是( )。
A.F=∑m(1,3,4,7,12)
B.F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)
C.F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)
D.F=∑m(0,4,7,12)
已知函数, ,试问F1与F2的关系是( ?)。
A.相等
B.对偶
C.反函数
D.不相关
在下图CMOS电路中实现电路为( )。
A.
B.
C.
D.
以下电路中常用于总线应用的有( )。
A.漏极开路门
B.TSL门
C.OC门
D.CMOS与非门
下图所示电路中输入函数F的表达式为( )。
A.
B.
C.
D.
若在编码器中有50个编码对象,则要求输出二进制代码为( )位。
A.6
B.50
C.5
D.10
8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出的值是( )。
A.111
B.101
C.010
D.000
用4选1数据选择器实现函数,应使( )。
A.{图}
B.{图}
C.{图}
D.
用3线-8线译码器74LS138和辅助门电路实现逻辑函数,应( )。
A.用或门,Y=
B.用或门,Y=
C.用与非门,Y=
D.用与门,Y=
用译码器74138和适当的逻辑门实现函数,正确的连线电路为( )。
A.
B.
C.
D.
应用74151实现如下的逻辑功能:Y=(A⊙B)⊙C,正确的连线电路为( )
A.
B.
C.
D.
集成4位二进制数据比较器为最低位芯片时 ,级联输入端(扩展端)的接法正确的是( )。
A.(a>b)=?, (a=b)=?, (a<b)=?
B.(a>b)=1, (a=b)=0, (a<b)=0
C.(a>b)=0, (a=b)=1, (a<b)=0
D.(a>b)=0, (a=b)=0, (a<b)=0
对于J-K触发器,当输入J=K=1时在时钟脉冲作用下其逻辑功能( )。
A.置1
B.置0
C.
D.
某同步时序逻辑电路的状态转换图如所示,该时序逻辑电路是( )。
A.同步四进制计数器
B.同步六进制计数器
C.同步八进制计数器
D.同步五进制计数器
对于T触发器,若初态,欲使次态,应使输入T( )。
A.1
B.0
C.
D.
下列逻辑电路中为时序逻辑电路的是( )。
A.数码寄存器
B.数据选择器
C.变量译码器
D.加法器
电路如下图所示,当时,下一个脉冲沿到达后其的状态为( )。
A.110
B.101
C.011
D.000
电路如下图所示,则该电路实现( )进制计数器。
A.9
B.12
C.11
D.10
一个容量为1K×8的存储器有( )个存储单元。
A.8192
B.8000
C.8
D.16K
石英晶体多谐振荡器的突出优点是( )。
A.速度高
B.输出波形边沿陡峭
C.电路简单
D.振荡频率稳定
用555定时器构成单稳态触发器,其输出脉宽为( )。
A.1.8RC
B.0.7RC
C.1.4RC
D.1.1RC
一个无符号8位数字量输入的DAC,其分辨率为( )位。
A.8
B.4
C.3
D.1
二、判断题 (共 10 道试题,共 10 分)
八进制数(17)8比十进制数(17)10小。
若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
二进制并行加法器中,采用并行进位的目的是简化电路结构。
逻辑函数的与或表达式是Y=(A+B)(C+D)。
多个三态门的输出接端接在同一总线上,当其中一个三态门传送信号时,其它三态门均处于高阻态。
JK触发器只要J,K端同时为1,则一定引起状态翻转。
单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。
T触发器的特性方程为。
两个状态等价的条件是在相同的输入条件下具有相同的输出和相同的次态。
带使能端的译码器可作数据分配器使用。